张艳飞

作品数:6被引量:7H指数:2
导出分析报告
供职机构:中国电子科技集团第五十八研究所更多>>
发文主题:FPGA时钟存储阵列多电平架构更多>>
发文领域:电子电信自动化与计算机技术更多>>
发文期刊:《微电子学与计算机》《电子与封装》《半导体技术》《固体电子学研究与进展》更多>>
所获基金:国家科技重大专项更多>>
-

检索结果分析

署名顺序

  • 全部
  • 第一作者
结果分析中...
条 记 录,以下是1-6
视图:
排序:
一种用于高性能FPGA的多功能I/O电路
《半导体技术》2025年第3期265-272,共8页罗旸 刘波 曹正州 谢达 张艳飞 单悦尔 
国家自然科学基金面上项目(62174150);江苏省自然科学基金面上项目(BK20211040,BK20211041)。
为了满足等效系统门数为亿门级现场可编程门阵列(FPGA)的高速率、多功能数据传输需求,设计了一种用于高性能FPGA的多功能输入输出(I/O)电路,工作电压为0.95 V,单个I/O电路的最高数据传输速率为2 Gbit/s。通过在输入逻辑电路中设计同一...
关键词:现场可编程门阵列(FPGA) 输入输出(I/O)电路 多电平标准 双倍数据速率(DDR) 串并转换器(SerDes) 
一种用于FPGA的低功耗系统监控电路设计
《固体电子学研究与进展》2023年第6期519-526,共8页曹正州 单悦尔 张艳飞 涂波 
国家科技部光电子与微电子器件及集成专项资金项目(2018YFB2290100)。
为了提高FPGA工作时的可靠性和安全性,设计了一种低功耗的系统监控电路。通过对FPGA内部的工作电压、温度以及外部电压的监测,可以及时调整FPGA工作模式或者频率。在该系统监控电路中,采用自平衡的积分放大器来实现对温度感应信号的采...
关键词:现场可编程门阵列 系统监控 低功耗 温度传感器 模数转换器 
一种用于高性能FPGA的多电平标准I/O电路被引量:2
《半导体技术》2023年第10期919-927,共9页曹正州 张胜广 单悦尔 张艳飞 刘国柱 
国家自然科学基金面上项目(62174150);江苏省自然科学基金面上项目(BK20211040,BK20211041)。
为了满足等效系统门数为亿门级现场可编程门阵列(FPGA)的高速率、大吞吐量的数据传输需求,设计了一种用于高性能FPGA的多电平标准I/O电路,输入信号范围为0~2.5 V,单个差分对I/O电路的最高数据传输速率为1.25 Gbit/s。在输入缓冲器中,通...
关键词:现场可编程门阵列(FPGA) 输入/输出缓冲器 多电平标准 数控阻抗(DCI) 低电压差分信号(LVDS) 
一种FPGA芯片时钟SKEW的测试方法
《微电子学与计算机》2017年第6期137-140,共4页谢长生 于宗光 张艳飞 王德龙 胡凯 
国家科技重大专项资助项目(2015ZX01018101-005)
随着FPGA规模的扩大和工作频率的提高,时钟Skew成为FPGA越来越重要的性能指标,而如何精确测试芯片中的时钟Skew也就显得尤为重要.对此以JFPGA-YX2芯片为例,介绍一种可以精确测量FPGA时钟Skew的测试方法.将芯片内部的时钟资源通过配置逻...
关键词:FPGA SKEW 环形振荡器 测试 
FPGA芯片时钟架构分析被引量:1
《电子与封装》2016年第6期28-30,共3页张艳飞 谢长生 匡晨光 
FPGA设计中时钟信号的设计与处理是保证系统稳定工作的重要组成部分,随着FPGA器件规模的不断增大,集成度不断提高,多时钟域管理、时钟延迟、时钟信号完整性和相位偏移等已成为影响FPGA设计的关键因素。结合微电子电路相关知识,针对Xilin...
关键词:现场可编程门阵列 时钟架构 时钟管理 
SOI技术特点及晶圆材料的制备被引量:4
《电子与封装》2008年第6期1-5,共5页罗浩平 张艳飞 
随着微电子技术发展,要使器件水平进一步提高,除了进一步缩小芯片的特征尺寸外,采用新型材料也是有效的方法。文章介绍了SOI解决方案,阐述了SOI器件与体硅器件相比具有的明显优点。文章重点介绍了SOI晶圆材料的制备方法,目前广泛使用且...
关键词:SOI 晶圆材料 制备方法 
检索报告 对象比较 聚类工具 使用帮助 返回顶部