一种分辨率为9位的高速CMOS比较器  被引量:9

A High speed Comparator with 9 Bit Resolution

在线阅读下载全文

作  者:曹先国[1] 洪志良[1] 唐璞山[1] 

机构地区:[1]复旦大学电子工程系

出  处:《复旦学报(自然科学版)》1999年第3期267-271,276,共6页Journal of Fudan University:Natural Science

基  金:国家自然科学基金

摘  要:一种高速CMOS比较器,采用二级正反馈结构和一级推挽输出结构,通过优化传输速度和增益,在3μm工艺中,模拟表明它的最小分辨率±LSB为±4.9mV,输入动态范围为±2.5V(±2.5V电源电压),相应于9位比较精度,而工作频率达30MHz.用单层金属、双层多晶硅CMOS工艺实现,版图面积为295μm×266μm,功耗9.72mW.A high speed comparator,which adopts two stage positive feedback and one push pull output stage structure. The simulation results show that after the propagation speed and gain are optimized,±LSB of the comparator is ±4.9 mV,and its input dynamic range is ±2.5 V(±2.5 V supply voltage),which corresponds to 9 bit resolution. Moreover,its operation frequency could be as high as 30 MHz. It is designed in 3 μm single metal double polysilicon CMOS technology. The chip size is 295 μm×266 μm,and the power consumption of the comparator is 9.72 mW.

关 键 词:分辨率 高速CMOS比较器 一级推挽输出结构 二级正反馈结构 电路结构 传输速度 增益 

分 类 号:TN432[电子电信—微电子学与固体电子学]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象