高性能并行全冗余十进制乘法器的设计  被引量:2

High-Performance Parallel Fully Redundant Decimal Multiplier

在线阅读下载全文

作  者:张柳 崔晓平[1] 董文雯[1] ZHANG Liu;CUI Xiao-ping;DONG Wen-wen(College of Electronic and Information Engineering,Nanjing University of Aeronautics and Astronautics,Nanjing,Jiangsu 211106,China)

机构地区:[1]南京航空航天大学电子信息工程学院,江苏南京211106

出  处:《电子学报》2018年第6期1519-1523,共5页Acta Electronica Sinica

基  金:国家自然科学基金(No.61404087);航空科学基金重点实验室类(No.20152052025);南京航空航天大学研究生创新基地(实验室)开放基金(No.kfjj20160407);中央高校基本科研业务费专项资金(No.NS2015045)

摘  要:商业计算、金融分析等领域对高精度计算的需求对硬件十进制运算提出了越来越高的要求.已有的全冗余十进制乘法器由于全冗余加法器的结构复杂,已经给其性能的提升造成了瓶颈.本文优化设计了基于超载十进制数集(Overloaded Decimal Digit Set,ODDS)的全冗余ODDS加法器以降低其复杂度,并设计了一种新的基于该加法器的十进制压缩树模块.本文在部分积产生模块采用有符号的基-10编码和冗余的二-十进制(Binary Coded Decimal,BCD)编码快速产生十进制部分积.在最终积产生模块采用优化的编码转换电路快速产生BCD-8421乘积.实验结果显示所设计的并行全冗余十进制乘法器速度较快、面积较小.High-performance decimal hardware arithmetic is now a high demand due to the requirement for accurate computation in fields like commercial computing and financial analysis. The performance of fully redundant decimal multiplier is limited because the circuit for fully redundant adder is complex. A modified fully redundant adder based on overloaded decimal digit set( ODDS) and a new decimal reduction tree based on fully redundant ODDS adders are proposed. The signed-digit radix-10 recoding and redundant binary coded decimal( BCD) codes are used for fast partial product generation.A recoding conversion circuit is proposed to generate BCD-8421 product fast. Comparison shows that the delay and area of the proposed decimal multiplier are small.

关 键 词:乘法器 十进制运算 BCD编码 冗余编码 全冗余加法器 编码转换 

分 类 号:TN492[电子电信—微电子学与固体电子学]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象