ARM处理器与慢速Host总线时序调整的实践  

在线阅读下载全文

作  者:潘行心[1] 

机构地区:[1]浙江台州职业技术学院电子电气工程系,318020

出  处:《电子制作》2013年第19期15-16,共2页Practical Electronics

摘  要:本文演示了如何在时序上调整ARM处理器和DSP慢速HOST总线之间的通信.同时提出了两种延时不同时间的方法 ,1判断片选信号和读写信号下降沿/上升沿方法 ,2人为产生等待信号满足时序要求的方法。In this article, timing adjustment has been demonstrated in the communication between an ARM processor and the low-speed DSP host bus. Two approaches for timing delay have been introduced, 1. Detection of rising/fal ing edges of Read Write (RW) signal and Chip Select (CS) signal, 2, enforcement of waiting signal.

关 键 词:Host总线 时序调整 延时 READY nWAIT 

分 类 号:TP368.1[自动化与计算机技术—计算机系统结构]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象