检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
作 者:计成 陈永平[1] JI Cheng;Chen Yong-Ping(Shanghai institute of technical physics,Chinese Academy of Sciences,Shanghai 200083;University of Chinese Academy of Sciences,Beijing 100049)
机构地区:[1]中国科学院上海技术物理研究所,上海200083 [2]中国科学院大学,北京100049
出 处:《红外与毫米波学报》2019年第1期61-67,96,共8页Journal of Infrared and Millimeter Waves
基 金:国家自然科学基金(61874127)~~
摘 要:提出了一种16级片上模拟累加电路结构以实现时间延迟积分(TDI)功能,累加单元以电荷放大器为基础.为了获得更好的噪声性能,对电路结构的模拟信号链路进行了噪声分析,给出了适用于TDI累加的热噪声模型.分析表明,主要随机热噪声根据累加电路工作的状态不同可以分成电荷传输噪声和直接采样噪声两部分.给出每部分噪声与电路增益大小的关系和相应的抑制方法.采用0. 5μm标准CMOS工艺实现了16×256级CMOS-TDI探测器芯片,流片的测试结果表明16级TDI可以获得11. 22 d B的SNR提升.This article proposes a 16-stage on-chip analog accumulation circuit architecture to realize time delay integration(TDI).The accumulation unit is based on charge amplifiers.The temporal noise on the analog signal path of the circuit structure is analyzed to enhance the noise performance,and furthermore the model of thermal noise suitable for the TDI process is given.The analysis revealed that the total thermal noise is composed of charge transfer noise and direct sampled noise,according to different stages of accumulators.The relations of each noise component versus circuit gain and corresponding method to suppress it are given.Finally,a 16×256 test chip is taped out under the 0.5μm CIS process,and test results indicate the improvement of 11.22 dB in SNR at the 16 TDI stages.
关 键 词:CMOS图像传感器 时间延迟积分 信噪比 片上模拟域 噪声模型
分 类 号:TN492[电子电信—微电子学与固体电子学]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.170