基于长线级联的M-LVDS总线硬件设计与实现  

在线阅读下载全文

作  者:刘辉 潘雷 张煜 倪亚玲 

机构地区:[1]卡斯柯信号有限公司

出  处:《电子世界》2019年第19期149-150,共2页Electronics World

摘  要:在FPGA上实现M-LVDS总线逻辑功能,通过隔离芯片实现总线的对外隔离,再通过总线驱动器实现M-LVDS总线的电平转换。实现M-LVDS总线的长线传输,需要在背板上做终端匹配和滤波处理,以滤除高频干扰。级联线使用双绞屏蔽线。在轨道交通行业中,高速、实时、可靠的数据传输变得越来越重要。在多种高速串行总线通信的方式中,M-LVDS总线的通信速率可达到200Mbps以上,且隔离后的M-LVDS总线的通信速率可以做到100Mbps以上。这种高速串行总线还具有多主、实时性强的特点。

关 键 词:总线驱动器 高速串行总线 电平转换 长线传输 高频干扰 数据传输 通信速率 屏蔽线 

分 类 号:TP3[自动化与计算机技术—计算机科学与技术]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象