高速串行总线

作品数:136被引量:226H指数:9
导出分析报告
相关领域:自动化与计算机技术电子电信更多>>
相关作者:张伟功朱晓燕周继芹王晶邱柯妮更多>>
相关机构:首都师范大学西安电子科技大学电子科技大学中国航空工业集团公司西安航空计算技术研究所更多>>
相关期刊:更多>>
相关基金:国家自然科学基金中国航空科学基金北京市自然科学基金浙江省自然科学基金更多>>
-

检索结果分析

结果分析中...
条 记 录,以下是1-10
视图:
排序:
基于高速安全存储SoC芯片的PCIe集成验证
《微电子学与计算机》2025年第1期84-91,共8页商建东 闫法瑞 于哲 郭恒亮 
河南省重大科技专项(221100210600)。
高速串行总线(Peripheral Component Interconnect express,PCIe)是一种计算机高速串行扩展总线协议,能够提供点对点高带宽传输。自研高速安全存储系统级芯片(System on Chip,SoC)在高速传输的需求之上提出了对PCIe接口需求。为验证自...
关键词:集成验证 系统级芯片 高速串行总线 通用验证方法学 验证知识产权 
基于高速串行总线的DSP+FPGA架构图像处理系统设计
《集成电路与嵌入式系统》2024年第12期45-51,共7页李佩斌 
采用高性能DSP+FPGA架构可满足嵌入式图像处理系统对大数据量、复杂算法的实时处理需求,传统的DSP+FPGA架构使用并行外部存储器接口作为数据传输接口,走线条数较多,布线难度大,故障点多。采用高速串行总线可解决以上问题,本文提出一种...
关键词:高速串行总线 PCIE DSP FPGA DSP+FPGA架构 
面向异构加速卡的MF-DMA设计与实现
《计算机工程与设计》2024年第11期3486-3491,共6页朱兴洪 张振荣 陈奕君 
广西自然科学重点基金项目(2021GXNFDA076001)。
为解决加速卡在异构系统中数据传输带宽低、数据交互方式不灵活的问题,提出一种多功能直接内存访问(multiple functions direct memory access,MF-DMA)架构。采用寄存器配置、存储表和描述符环3种DMA触发方式,适应不同应用数据传输需求...
关键词:可编程逻辑门阵列 异构加速系统 直接内存访问 加速卡 高级扩展接口 高速串行总线 描述符环 
基于信号完整性理论的高速串行信号兼容设计
《信息技术与信息化》2024年第8期146-151,共6页耿士华 吴之光 王婷 
现代计算机设备为满足更加多样化的使用场景,存在如下设计方式:同一组高速串行总线,对于从设备(DEVICE)而言,需要兼容两种主设备(HOST);对于主设备而言,兼容两种从设备。体现在高速串行总线的设计上即为信号的连接拓扑从点到点变为一点...
关键词:高速串行总线 兼容 信号完整性 
一种基于RapidIO总线的FT2000/4多通道数据处理模块设计
《中国科技信息》2024年第9期112-114,共3页孙亮 
近年来,随着航电综合化通信系统的不断发展,其任务量急剧增加,特别是在雷达、电子战、数据链等领域实现的功能日益复杂,对电子信息的处理能力、接口速率及带宽要求越来越高,急需高性能的嵌入式处理平台以及高性能总线互连技术。RapidIO...
关键词:RAPIDIO协议 数据处理模块 高速串行总线 高性能处理器 电子信息 互连技术 包交换 低延迟 
一种基于P2020的RapidIO交换网络模块设计
《中国科技信息》2024年第6期87-90,共4页孙亮 
随着时代进步和科技的发展,通用处理器发展迅猛;航电综合化通信系统是由DSP、FPGA、PowerPC、存储设备等构成,单纯提高处理器性能无法满足整体性能的提升的需求。RapidIO总线构架是一种基于高性能包交换的互连高速串行总线技术,主要功...
关键词:RAPIDIO协议 高速串行总线 高性能处理器 互连技术 包交换 处理器性能 模块设计 交换网络 
基于高速串行总线的CCDL通信研究
《电子测试》2023年第6期88-92,共5页田龙 刘刚 应浩 王强 
交叉通道数据链路(CCDL)是多余度飞控计算机中各个通道的数据交互的重要路径,是保证多余度飞控计算机正常工作的关键部件,它的通信速率、可靠性、误码率等性能将显著影响多余度飞控计算机的性能。本文研究了一种通过高速串行总线的方法...
关键词:高速串行总线 交叉通道数据链路 通信 多余度 飞行控制系统 
基于FPGA的AMC信号处理卡的设计与实现被引量:2
《原子核物理评论》2023年第1期86-91,共6页张洪辉 杨海波 李良荣 廖顺 张洪林 李先勤 李震 赵承心 
国家自然科学基金资助项目(11875304,11975292)。
国内外早期,探测器装置的数据传输系统普遍采用并行总线架构,如VME、PXI总线等。随着核物理实验的发展,数据的传输速度不断提高,并行总线难以提速的弊端逐渐显现,总线速度不够导致数据无法通过背板传输。本工作采用基于MicroTCA(Micro T...
关键词:MicroTCA AMC 高速串行总线 数据传输 误码率 
星载高速串行数据处理系统设计与实现被引量:2
《空间科学学报》2023年第1期174-182,共9页宋景星 朱岩 饶家宁 安军社 
国家重点研发计划项目资助(2022YFF0503903)。
遥感卫星图像数据量的高速增长,以及遥感卫星搭载的相机不同工作模式下产生的数据差异化处理的需求,为星间数据处理带来了巨大挑战。针对星载Gbit·s-1级高速数据收发及文件缓存等星间数据处理面临的问题,以百兆每秒级星载高速接收缓存...
关键词:星载 高速串行总线 数据处理 
基于高速串行总线SRIO的雷达信号和数据处理平台被引量:2
《航空计算技术》2023年第1期72-76,共5页裴养卫 裴静静 李孟华 
航空科学基金项目资助(2018ZC31003)。
针对现代雷达对抗侦察技术的发展及需求,根据雷达信号和数据处理的特点,设计了一种基于高速串行总线SRIO的雷达信号和数据处理平台。充分利用了高速互联总线以及高性能处理器的优势,采用1片FPGA用于雷达信号预处理,2片8核DSP分别实现雷...
关键词:雷达信号 信号采集 数据处理 供电设计 
检索报告 对象比较 聚类工具 使用帮助 返回顶部