短稳提升装置的设计  

Design of Short Frequency Stability Upgrading Device

在线阅读下载全文

作  者:沈世科[1] Shen Shike(Southwest China Institute of Electronic Technology,Chengdu Sichuan,610036)

机构地区:[1]中国西南电子技术研究所

出  处:《电子测试》2020年第1期31-32,34,共3页Electronic Test

摘  要:设计了一种基于精密数字锁相环原理的短稳提升装置,用于提升铯原子频率标准的短期频率稳定度,扩展铯原子频率标准的适用范围。重点介绍了精密数字锁相环路设计的关键技术和解决方案。测试结果表明所设计的短稳提升装置达到预期指标要求。Design a short frequency stability upgrading device based on precise digital phaselocked loop,used to upgrade short frequency stability of Cesium atom frequency standard,expand applicability of Cesium atom frequency standard.Describing the key technology and solution of designing precise digital phase-locked loop.The test result shows the specification of the upgrading device meets the requirements.

关 键 词:短期频率稳定度 数字锁相环 提升装置 

分 类 号:TM935.11[电气工程—电力电子与电力传动]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象