检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
作 者:曹正州 张艳飞 孙佩 CAO Zhengzhou;ZHANG Yanfei;SUN Pei(China Key System&Integrated Circuit Co.,Ltd.,Wuxi 214072,China)
机构地区:[1]中科芯集成电路有限公司,江苏无锡214072
出 处:《电子与封装》2020年第3期41-44,共4页Electronics & Packaging
摘 要:设计了一种具有高稳定性、能够驱动较大负载电流的低压差线性稳压器(LDO)电路,输入电压为3.0~6.0 V,输出电压为2.8 V。采用超前相位补偿技术,产生一组零极点对,零点补偿前面环路中的极点,使得LDO电路具有稳定的环路结构,得到稳定的输出电压。基于CSMC 0.25μm EN BCDMOS工艺完成电路和版图的设计。电路仿真结果表明电路的负载调整率为0.03%/A,线性调整率为0.13%/V,最大驱动的负载电流为10 mA。在不同负载条件下,LDO环路的最差相位裕度能够达到64.1°。A low-dropout regulator(LDO)with high stability,which can drive high current load is designed.The input voltage is 3.0-6.0 V,and the output voltage is 2.8 V.Using phase-lead compensation technology,a pair zero-pole is produced,and the zero can compensates the pole produced by the loop circuit,thus the lowdropout regulator has a stable topology and a stable output voltage.Based on CSMC 0.25μm technology,this design completes the schematic and layout.The simulation results illustrate that the load regulation is 0.03%/A,the line regulation is 0.13%/V,and the biggest output load current is 10 mA.The worst phase margin of this LDO loop can reach 64.1°at different current load condition.
分 类 号:TN402[电子电信—微电子学与固体电子学]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.7