一种低成本高可靠性基带编帧电路的ASIC设计  被引量:1

在线阅读下载全文

作  者:赵川[1] 

机构地区:[1]百色学院,广西百色533000

出  处:《电子制作》2020年第7期3-5,共3页Practical Electronics

基  金:2017年度广西高校中青年教师基础能力提升项目(编号:2017KY0729)。

摘  要:自动监测系统中常需要将经过模数转换的并行数字信号进行基带编帧操作后以数据包的形式发送数据,本文完成了一种基带编帧电路的ASIC设计,基带信号速率为500bps,帧头与信息数据位分别占32位,帧结构中的数据除帧头外均经过归零码处理,提高了传输串行信号的可靠性,采用全原理图输入的方法进行电路设计,将电路规模优化至最简单化,减小面积和功耗,大大降低了成本。

关 键 词:基带 帧结构 频率 数字逻辑 

分 类 号:TN79[电子电信—电路与系统]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象