高性能CPU核频率提升和功耗优化物理设计方法  被引量:4

Physical Design Method for High Performance CPU Core Frequency Improvement and Power Optimization

在线阅读下载全文

作  者:何小威[1] HE Xiaowei(School of Computer Science,National University of Defense Technology,Changsha 410073)

机构地区:[1]国防科技大学计算机学院,长沙410073

出  处:《计算机与数字工程》2020年第11期2677-2679,2764,共4页Computer & Digital Engineering

基  金:核心电子器件、高端通用芯片及基础软件产品“超级计算机处理器研制”(编号:2017ZX01028103-002);“国产处理器核心性能提升研究”(编号:2018ZX01029103)资助。

摘  要:论文基于业界主流的布局布线工具,针对高性能CPU核的物理设计,提出了一种提升频率和降低功耗的物理设计方法。在面积约束不变的情况下,采用论文所提的物理设计方法可将CPU核的频率在原有设计基础上提升10%;或者保持频率不变将CPU核的功耗降低20%。A physical design method to improve frequency or reduce power for high performance CPU core is presented based on major place and route tools.Without increasing implementation area,the CPU core frequency can be improved by 10%compared with original design,or the CPU core power can be reduced by 20%while maintaining the same frequency by adopting this methodology.

关 键 词:布局布线 物理设计 频率 功耗 

分 类 号:O41[理学—理论物理]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象