ETC中FM0编码的一种实现方式——基于FPGA的FM0编码仿真技术研究  

An Implementation of FM0 in ETC

在线阅读下载全文

作  者:高晔 GAO Ye(Shanxi Jinzhong Expressway Management Co.,Ltd.,Jinzhong,Shanxi 030800,China)

机构地区:[1]山西晋中高速公路管理有限公司,山西晋中030800

出  处:《山西交通科技》2020年第5期97-100,共4页Shanxi Science & Technology of Transportation

摘  要:中国ETC系统采用专用短程通信技术协议来完成整个通信过程,该协议规定了基带编码采用FM0编码,讨论使用了INTEL公司的CYCLONE系列FPGA通过VERILOG语言在QuartusⅡ软件上实现FM0编码,并使用Modelsim软件进行仿真,验证了编码实现方法的正确性和有效性。In China’s Electronic Toll Collection(ETC) system, the Dedicated Short Range Communication(DSRC) protocol, which specifies that the baseband coding adopts FM0, is used to complete the whole communication process. This paper discussed that using CYCLONE series FPGA from Intel Corporation to implement FM0 coding on Quartus Ⅱ software through VERILOG language, and Modelsim software was used to simulate, which verified the correctness and effectiveness of the coding implementation method.

关 键 词:ETC 专用短程通信 VERILOG FM0 

分 类 号:U491.54[交通运输工程—交通运输规划与管理]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象