检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
作 者:胡东伟[1] HU Dongwei(54th Institute of CETC,Shijiazhuang 050080,China)
机构地区:[1]中国电子科技集团公司第五十四研究所,石家庄050080
出 处:《电子与信息学报》2021年第4期1112-1119,共8页Journal of Electronics & Information Technology
摘 要:该文介绍了5G标准中LDPC码的特点,比较分析了各种译码算法的性能,提出了译码器实现的总体架构:将译码器分为高速译码器和低信噪比译码器。高速译码器适用于码率高、吞吐率要求高的情形,为译码器的主体;低信噪比译码器主要针对低码率、低信噪比下的高性能译码,处理一些极限情形下的通信,对吞吐率要求不高。分别对高速译码器和低信噪比译码器进行了设计实践,给出了FPGA综合结果和吞吐率分析结果。This paper focuses on the Low-Density-Parity-Check(LDPC)decoder for 5G New Radio(NR)specification.After introducing the characteristics of the LDPC code in 5G NR,the performance of different decoding algorithms are compared,and then the overall architecture of the decoder is proposed.In the proposed architecture,the decoder is divided into high-speed decoder and high-performance decoder.The high-speed decoder is intended for high-rate and high throughput decoding,while the high-performance decoder is used for low-rate decoding under low Signal-to-Noise-Ratio(SNR)scenarios,which is for communications under extremely bad situations,and does not need a high throughput.The design is implemented on Field Programmable Gate Array(FPGA)and the results are shown.
关 键 词:5G移动通信 低密度奇偶校验码 译码器 FPGA
分 类 号:TN915[电子电信—通信与信息系统]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.28