基于VHDL的直接数字频率合成器的模块化设计及实现  

在线阅读下载全文

作  者:包本刚[1] 邓长吉 梁晓琳[1] 

机构地区:[1]湖南科技学院智能制造学院,湖南永州425199 [2]祁阳县肖家镇中学,湖南祁阳426131

出  处:《湖南科技学院学报》2021年第3期15-19,共5页Journal of Hunan University of Science and Engineering

基  金:湖南省普通高校教学改革项目(湘教通[2018]436号No.688);2020年度湖南省自然科学基金项目资助(项目编号2020JJ4322)。

摘  要:直接数字频率合成器(Direct Digital Frequency Synthesizer,DDFS)是一种全数字频率合成器件。本文介绍DDFS的工作原理及技术方案的VHDL实现,给出了基于Altera公司的FLEX 10K系列FPGA芯片完成DDFS系统的具体设计方案及实现方法。各个模块电路均采用硬件描述语言(VHDL)进行描述,给出了模块设计方案和仿真图。仿真结果表明:该设计波形仿真良好,具有很好的应用价值,且可移植性强,可应用于各种数字系统。

关 键 词:DDFS FPGA VHDL 数字调制 可移植性 

分 类 号:TN74[电子电信—电路与系统]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象