高增益CMOS折叠式共源共栅运算放大器的设计  被引量:1

在线阅读下载全文

作  者:许衍彬 

机构地区:[1]河北科技学院智能制造工程学院

出  处:《电子世界》2021年第20期135-137,共3页Electronics World

基  金:保定市科技计划项目(项目编号:2011ZG012)。

摘  要:运算放大器在模拟电路系统及数模混合信号电路系统中非常重要,是电路系统中的基础功能模块,对电路系统的各项性能指标实现起到关键性的作用。本文提出了一种高增益折叠式共源共栅(cascode)运算放大器。其输入端采用折叠式共源共栅结构,有效的提高了电路的增益和PSRR(电源电压抑制比)值。在0.18μm CMOS工艺下对电路进行了仿真分析,SPICE的模拟结果表明,该运算放大器的增益为110dB,单位增益带宽为74.3MHz,相位裕度为54.4°,CMRR为120dB,PSRR为84.6dB。

关 键 词:运算放大器 折叠式共源共栅 单位增益带宽 电源电压抑制比 数模混合信号 模拟电路 SPICE 电路系统 

分 类 号:TN7[电子电信—电路与系统]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象