折叠式共源共栅

作品数:49被引量:103H指数:6
导出分析报告
相关领域:电子电信更多>>
相关作者:王永顺李儒章吕本强彭晓宏姜岩峰更多>>
相关机构:兰州交通大学西安电子科技大学贵州大学江门职业技术学院更多>>
相关期刊:《微处理机》《微电子学》《微电子学与计算机》《电子测试》更多>>
相关基金:国家自然科学基金甘肃省科技支撑计划江苏省教育厅自然科学基金国家科技部科技人员服务企业行动项目更多>>
-

检索结果分析

结果分析中...
条 记 录,以下是1-10
视图:
排序:
一种高性能CMOS二级运算放大器的设计
《中国集成电路》2024年第7期50-56,共7页邓鸿添 蔡佳奎 徐铫峰 金豫浙 
江苏省高等学校大学生创新创业训练计划(202313987014Y);扬州大学广陵学院自然科学研究项目(ZKZD23001)。
基于0.18μm标准CMOS工艺设计了一款高性能的二级运算放大器,输入级采用pmos差分对输入的折叠式共源共栅结构,输出级采用共源级结构,两者级联实现双端输入单端输出;整个电路由带隙基准源提供稳定的偏置。在1.8V工作电压和0.9V共模电压...
关键词:折叠式共源共栅 带隙基准 高增益 运算放大器 
一种折叠式共源共栅运算放大器的准确设计方法被引量:2
《电子科技》2023年第3期50-54,68,共6页王嘉奇 吕高崇 郭裕顺 
国家自然科学基金(60672013)。
传统折叠式共源共栅放大器的人工设计流程只能得到近似的设计结果,优化方法获得的结果较好,但需耗费大量计算。文中针对这类放大器,给出了一种准确设计方法。通过SPICE仿真弥补传统设计流程各性能指标解析近似产生的误差,同时采用基于B...
关键词:模拟IC设计 运算放大器 模拟设计自动化 电路优化设计 器件尺寸 BSIM模型 共源共栅放大器 迭代设计方法 
高增益CMOS折叠式共源共栅运算放大器的设计被引量:1
《电子世界》2021年第20期135-137,共3页许衍彬 
保定市科技计划项目(项目编号:2011ZG012)。
运算放大器在模拟电路系统及数模混合信号电路系统中非常重要,是电路系统中的基础功能模块,对电路系统的各项性能指标实现起到关键性的作用。本文提出了一种高增益折叠式共源共栅(cascode)运算放大器。其输入端采用折叠式共源共栅结构,...
关键词:运算放大器 折叠式共源共栅 单位增益带宽 电源电压抑制比 数模混合信号 模拟电路 SPICE 电路系统 
基于5G通信的差分运算放大器的研究与设计
《电子测试》2021年第14期14-17,共4页罗骏 
研究以差分运算放大器为核心,探讨基于5G通信技术的差分运算放大器的研究与设计。结合5G通信技术所传播的信号特性,设计运算放大器结构类型。在此基础上设计一种高速和高增益的差分运算放大器。
关键词:5G 差分运算放大器 折叠式共源共栅 
地震采集站中快速响应低压差线性稳压器芯片的研究与设计
《科学大众(科技创新)》2021年第1期135-136,共2页李奕彤 赵晓 于澜娅 
近年来,随着科技的发展,集成电路设计水平不断提高,使得集成电源控制芯片可以追求更好的效果、更低的成本以及更小的体积。低压差线性稳压器作为常用的稳压器具有极低的自有噪声和较高的电源抑制比。本次设计的LDO电路中使用了折叠式共...
关键词:低压差线性稳压器 折叠式共源共栅 密勒补偿 
基于高速信号传输系统的新型CTLE均衡器被引量:7
《电光与控制》2020年第10期109-112,共4页阎芳 张美琴 王鹏 刘金枝 
随着航空电子系统模块化、集成化的程度越来越高,采用ARINC818协议使新一代航空电子系统能够高速、实时地传输大容量数字视频信息,其对传输的信号质量要求更高。基于ARINC818协议的高速信号传输系统,设计了新型连续时间线性均衡器(CTLE...
关键词:航空电子系统 ARINC818 CMOS 连续时间线性均衡器 折叠式共源共栅 
一种可用于LVDS接收器的高速CMOS运放
《电子设计工程》2017年第10期128-131,共4页张印 李海松 韩本光 
本文针对高速LVDS接收器电路,研究设计了一种高速、单位增益带宽1.46 GHz的CMOS运放。充分考虑LVDS的电气特点,采用了高速运放电路结构,基于0.13μm 1.2 V/3.3 V CMOS工艺,进行了设计与仿真。仿真结果表明:该运放电路可以用于实现LVDS...
关键词:LVDS接收器 差分信号 折叠式共源共栅 高速CMOS运放 
一种含BJT缓冲级的高性能运算放大器的设计被引量:1
《通信电源技术》2017年第4期161-162,共2页薛晓磊 吴勃庆 
与普通两级差分运算放大器相比,折叠式共源共栅运放能够提供高增益、共模抑制比、电源抑制比,还能够提高带宽。基于0.35μm BCD工艺设计了一种折叠式共源共栅差分运放,要求电源电压为3.3 V^5.5 V,仿真结果表明,该电路在3.3 V电源下,各...
关键词:折叠式共源共栅 运算放大器 BCD工艺 
一种曲率补偿的高精度带隙基准源设计被引量:4
《电子与封装》2016年第8期34-36,40,共4页吕江萍 胡巧云 
基于CSMC 0.5μm CMOS工艺,设计了一种带曲率补偿的低温漂带隙基准源。采用折叠式共源共栅放大器反馈结构带隙基准源,利用晶体管的VBE与IC的温度特性产生T1n T补偿量,对传统的带隙基准进行曲率补偿。仿真结果表明,在5 V供电电压下,-40~...
关键词:曲率补偿 带隙基准 折叠式共源共栅 
一种基于共模负反馈的高性能运算放大器的设计被引量:4
《通信技术》2016年第2期243-246,共4页范凯鑫 徐光辉 徐勇 张开礼 
设计了一种基于CSMC 0.25μm CMOS工艺的高性能全差分输入的折叠式共源共栅运算放大器电路。该电路由折叠式共源共栅运放模块、差分输出模块与共模负反馈模块组成,具有单位增益带宽高、稳定性好、开环增益大等优点。通过Cadance对此电...
关键词:折叠式共源共栅 共模负反馈 运算放大器 CMOS工艺 
检索报告 对象比较 聚类工具 使用帮助 返回顶部