郭裕顺

作品数:60被引量:124H指数:5
导出分析报告
供职机构:杭州电子科技大学电子信息学院更多>>
发文主题:模糊逻辑电路分析模拟集成电路电路设计集成电路更多>>
发文领域:电子电信自动化与计算机技术电气工程交通运输工程更多>>
发文期刊:《电子学报》《计算机应用研究》《计算机仿真》《微波学报》更多>>
所获基金:国家自然科学基金“九五”国家科技攻关计划浙江省自然科学基金国家高技术研究发展计划更多>>
-

检索结果分析

署名顺序

  • 全部
  • 第一作者
结果分析中...
条 记 录,以下是1-10
视图:
排序:
一种折叠式共源共栅运算放大器的准确设计方法被引量:2
《电子科技》2023年第3期50-54,68,共6页王嘉奇 吕高崇 郭裕顺 
国家自然科学基金(60672013)。
传统折叠式共源共栅放大器的人工设计流程只能得到近似的设计结果,优化方法获得的结果较好,但需耗费大量计算。文中针对这类放大器,给出了一种准确设计方法。通过SPICE仿真弥补传统设计流程各性能指标解析近似产生的误差,同时采用基于B...
关键词:模拟IC设计 运算放大器 模拟设计自动化 电路优化设计 器件尺寸 BSIM模型 共源共栅放大器 迭代设计方法 
一种多相延迟锁相环的自校准方案
《微电子学与计算机》2022年第12期100-106,共7页舒畅 郭裕顺 
国家自然科学基金资助项目(61871161)。
芯片间数据传输速率的不断提高,导致系统对时钟信号的要求越来越高.延迟锁相环在各种高速通信系统中提供多相位时钟,其相位精度直接影响到数据的误比特率.然而,因鉴相器器件失配引起的相位误差问题在时钟频率提高的同时愈发明显.针对一...
关键词:延迟锁相环 鉴相器 相位误差 自校准 
新工科建设背景下专业课程体系的重构途径被引量:5
《杭州电子科技大学学报(社会科学版)》2022年第2期60-65,共6页郭裕顺 
浙江省十三五高教改革研究项目(JG20180104)。
新工科建设既包括新兴或新型专业的建设,也包括传统专业在新产业与经济发展形势下的改造升级,课程体系是专业建设的主要载体。文章主要探讨如何在新工科建设背景下对现有专业的课程体系进行改革或重构,分析了现有工程专业课程体系普遍...
关键词:课程体系改革 新工科建设 工程教育模式 工程实践导向 自顶向下 
CMOS密勒补偿三级放大器建立时间的最优设计被引量:1
《杭州电子科技大学学报(自然科学版)》2021年第2期21-26,共6页蒋新淼 郭裕顺 
提出一种CMOS密勒补偿三级运放建立时间的最优设计方法。在给定的建立时间精度要求下,从基于传递函数得到的近似设计结果出发,根据响应建立时间最小应满足的方程,通过Newton迭代自动求解最佳设计参数。由于求解过程中的时域响应直接使...
关键词:多级运算放大器 建立时间 密勒补偿 
一种提高基于方程的电路优化设计精度的方法
《物联网技术》2017年第5期111-112,116,共3页吴世宝 郭裕顺 
文章意在建立一种提高基于方程的电路优化设计精度的方法,可大幅减少仿真器的调用次数,降低计算成本,同时又具备与基于仿真方法几乎相同的精度。文中将方程的优化结果作为出发点,通过构造电路性能准确值与解析近似之间的差值增量模型,...
关键词:模拟集成电路 基于方程的优化方法 基于仿真的优化方法 误差增量模型 
基于环形压控振荡器的电荷泵锁相环设计被引量:1
《物联网技术》2016年第11期57-60,共4页何知龙 郭裕顺 
在阐述了电荷泵锁相环的工作原理、分析和设计方法的基础上,结合环路稳定性和相位噪声两方面因素对锁相环电路进行了建模及分析。介绍了锁相环的系统级参数设计到电路设计的完整流程。首先利用Verilog-A语言建立了一个考虑各电路模块主...
关键词:锁相环 行为级模型 温度补偿 相位噪声 
基于自适应加权的模拟集成电路多目标优化方法研究被引量:2
《物联网技术》2016年第10期74-75,77,共3页张乐 郭裕顺 
模拟集成电路的设计可以转化为多目标优化问题,电路的性能指标就是多目标优化时的目标函数,而实现这一方法的关键是多目标优化算法。文中采用自适应加权和算法,该算法可准确、高效地求出Pareto最优前沿。采用该算法,以一个两级运算放大...
关键词:模拟集成电路 自适应加权 多目标优化 PARETO最优前沿 
工作点驱动的模拟集成电路优化设计被引量:1
《杭州电子科技大学学报(自然科学版)》2015年第6期18-22,共5页陈晓 郭裕顺 
国家自然科学基金资助项目(60672013)
工作点驱动的电路优化设计以电路直流工作点上一组独立的器件电压、电流作为优化变量。实现这一方法需要根据器件的工作点电压、电流确定器件尺寸。提出了用T-S模糊逻辑建立器件尺寸与工作点之间关系模型的方法,由此可准确、高效地完成...
关键词:模拟集成电路 优化设计 工作点驱动 模糊逻辑 
一种10位10MS/s全差分异步逐次逼近模数转换器
《固体电子学研究与进展》2014年第6期559-563,598,共6页张振亮 郭裕顺 
设计了一种适用于嵌入式应用的10位10 MS/s逐次逼近模拟数字转换器。数字模拟转换器采用改进的分段电容阵列结构,有效地减小了电容面积和开关切换时的功耗。电容阵列采用中心对称技术,提高了电容匹配。使用采样时钟为主时钟和异步工作方...
关键词:逐次逼近模拟数字转换器 异步 全差分 分段电容 
时间交替ADC系统的实现
《电子设计工程》2014年第23期135-138,共4页汪灿 郭裕顺 
时间交替ADC系统通过几片低速的ADC芯片进行并行交替采样,可以成倍地提高系统的采样频率,同时保持较高的分辨率[1]。但是由于芯片及具体实现过程中一些实际因素的影响,不可避免地会引入通道失配误差[2]。本文利用两片ADC芯片及外围电路...
关键词:时间交替ADC系统 采样率 通道失配误差 估计和校正 MATLAB 
检索报告 对象比较 聚类工具 使用帮助 返回顶部