基于软件仿真的组合逻辑实验设计  被引量:1

Experimental Design and Simulation Verification of Combinational Logic Circuits

在线阅读下载全文

作  者:宁新宁 王爱珍 郭红英 NING Xin-ning;WANG Ai-zhen;GUO Hong-ying(Department of Electronics,Xinzhou Teachers University,Xinzhou 034000,Shanxi,China)

机构地区:[1]忻州师范学院电子系,山西忻州034000

出  处:《贵阳学院学报(自然科学版)》2021年第4期6-11,共6页Journal of Guiyang University:Natural Sciences

基  金:国家自然科学基金“金属腐蚀疲劳损伤的非线性Rayleigh表面波评价机理与表征方法研究”(项目编号:11604304);忻州师范学院教学改革创新项目“《模拟电子技术基础》课程进阶式创新教学模式探索与研究”(项目编号:JGYB202117)。

摘  要:优先编码器、译码器、数据选择器是组合逻辑电路设计常用的中规模集成电路。本研究在单个电路扩展设计的基础上,结合各个电路功能进行综合设计。由8线-3线优先编码器74LS148扩展设计16线-4线优先编码器,编码输出用发光二极管仿真验证。难度逐步增加为优先编码器74LS148、显示译码器74LS48、4线-16线译码器74LS154、3线-8线译码器74LS138、8选1数据选择器74LS151、4选1数据选择器74LS153及门电路等常用中小规模集成电路的综合实验。实验由Multisim软件仿真验证,显示直观,增强学生电路设计的兴趣和积极性,积累电路扩展应用及综合应用的经验。Priority encoder,decoder and data selector are commonly used in the design of combinational logic circuits.Based on the expansion design of simple circuit,this paper synthesizes designs various circuit functions.Design of 16-4 line priority encoder by 8-3 line priority encoder 74LS148 extension,the output is verified by light emitting diode.Increase gradually to the comprehensive experiment of small and medium scale integrated circuits,such as priority encoder 74LS148,display decoder 74LS48,4-16 line decoder 74LS154,3-8 line decoder 74LS138,8-1 data selector 74LS151,4-1 data selector 74LS153 and gate circuit.The design results are verified by Multisim software simulation,which makes display direct,enhances students'interest and enthusiasm in circuit design,and accumulates experience in circuit expansion and integrated application.

关 键 词:扩展设计 优先编码器 译码器 数据选择器 

分 类 号:TP79[自动化与计算机技术—检测技术与自动化装置] G642[自动化与计算机技术—控制科学与工程]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象