检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
作 者:黄明霞 许泽恩 张海强 包龙生 HUANG Mingxia;XU Ze′en;ZHANG Haiqiang;BAO Longsheng(School of Traffic Engineering,Shenyang Jianzhu University,Shenyang,China,110168)
机构地区:[1]沈阳建筑大学交通工程学院,辽宁沈阳110168
出 处:《沈阳建筑大学学报(自然科学版)》2022年第2期364-371,共8页Journal of Shenyang Jianzhu University:Natural Science
基 金:国家自然科学基金面上项目(2018YFC0809606);辽宁省自然科学基金项目(2020-KF-12-08)。
摘 要:目的 设计一个具有计数、调时功能的数字时钟,以二十四小时为一个周期循环计数。方法 用Verilog HDL硬件描述语言,在Quartus Ⅱ开发环境下采用自顶向下的方法设计数字时钟;设计主要包括分频模块、计数校时模块和译码显示模块三部分;分频模块把50 MHz的输入信号分频得到1 Hz的时钟信号,计数校时模块可以计数和调整时钟、分钟、秒钟的时间,然后通过译码显示模块在FPGA开发板上显示。结果 由Modelsim软件对各模块进行仿真测试可知,该系统基本实现了数字时钟的功能,满足设计要求。结论 Verilog HDL与具体电路无关,在Quartus Ⅱ开发环境下,大大地提高了设计的效率。In this paper, Verilog HDL hardware description language is used to design a digital clock in Quartus-Ⅱ environment by top-down method.It has the function of counting, timing and is tied to the 24-hour continue cycle.Its design includes three parts: frequency division module, the counting and timing module and segment code display module.The frequency division module is to divide 50 MHz input signal into 1 Hz clock signal and output it to the counting and timing module.The counting and proofreading module can count and adjust the clock, minutes and seconds.Then, they are displayed on the FPGA development board through the segment code display module.According to the simulation test of each module with the Modulsim software, the function of the digital clock is basically realized and is met the design requirements.Because Verilog HDL has nothing to do with circuits, the Quartus Ⅱ development environment greatly improves the design efficiency.
关 键 词:数字时钟 Veriolg HDL FPGA QuartusⅡ
分 类 号:TN402[电子电信—微电子学与固体电子学]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:18.217.19.195