检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
作 者:赵越超 张理振[2] 刘海涛[2] ZHAO Yuechao;ZHANG Lizhen;LIU Haitao(School of Microelectronics,Southeast University,Nanjing 210096,China;Nanjing Institute of Electronic Technology,Nanjing 210039,China)
机构地区:[1]东南大学微电子学院,南京210096 [2]南京电子技术研究所,南京210039
出 处:《电子与封装》2022年第10期31-35,共5页Electronics & Packaging
基 金:国家重点研发计划(2018YFB2003302)。
摘 要:介绍了一种应用于14bit逐次逼近型模数转换器(SARADC)的前台数字校准算法。为了减少面积并提高匹配精度,采用了电容阵列式的数模转换器(DAC)架构;为了提高ADC的信噪比,采用了差分输入的结构;而针对电容阵列中电容失配对ADC性能的影响,提出了一种可存储、可对电容误差进行纠正的前台数字算法。使用接近理想的DAC阵列对失配较大的电容阵列进行误差纠正迭代,并通过1024次的累加迭代消除了噪声,得到了真实的电容权重。在校准之后,信噪失真比(SNDR)达到了82.4dB,无杂散动态范围(SFDR)达到了93.0dB。A foreground digital calibration algorithm for 14 bit successive approximation analog-to-digital converter(SAR ADC)is introduced.In order to reduce the area and improve the matching accuracy,a capacitor array digital-to-analog converter(DAC)architecture is adopted.In order to improve the signal to noise ratio of the ADC,a differential input structure is used.For the influence of capaciance mismatch in capacitor array on ADC performance,a foreground digital algorithm that can be stored to correct the capacitance error is proposed.The large mismatched capacitor array is corrected by an error-correcting iteration using a near-ideal DAC array,and the true capacitance weight is obtained by eliminating noise through 1024 cumulative iterations.After calibration,the signal to noise distortion ratio(SNDR)reaches 82.4 d B,and the stray free dynamic range(SFDR)reaches 93.0 d B.
关 键 词:逐次逼近型模数转换器 前台数字校准算法 电容失配 全差分 分段电容数模转换器
分 类 号:TN401[电子电信—微电子学与固体电子学] TN432
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.222