应用于高速serdes的数字CDR研究与设计  

在线阅读下载全文

作  者:栾昌海 赵玉彬 

机构地区:[1]牛芯半导体(深圳)有限公司

出  处:《中国集成电路》2024年第10期67-72,共6页China lntegrated Circuit

摘  要:本文采用40nm工艺,设计了一款应用于高速serdes的数字CDR电路。为了保证电路设计参数合理性,本文先对CDR环路做了建模分析,在满足CDR性能基础上确定各环路参数。为兼顾比例路径低延时以及积分路径低功耗小面积要求,本设计中将比例路径置于模拟域,使得其反馈路径更短;而积分路径置于数字域,功能实现简单且面积更紧凑。电路仿真结果表明本设计可以准确完成时钟恢复与数据重定时。

关 键 词:CDR 比例路径 积分路径 降采样 

分 类 号:TN40[电子电信—微电子学与固体电子学]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象