同步电路设计中CLOCK SKEW的分析  被引量:2

Analyzation of Clock Skew in Synchronizaton Circuits Design

在线阅读下载全文

作  者:康军[1] 黄克勤[2] 张嗣忠[1] 

机构地区:[1]东南大学国家专用集成电路系统工程技术研究中心,南京210096 [2]南京经济学院计算机系,南京210032

出  处:《电子器件》2002年第4期431-434,共4页Chinese Journal of Electron Devices

摘  要:Clock skew是数字集成电路设计中一个重要的因素。本文比较了在同步电路设计中 0 clock skew和非 0clock skew时钟分布对电路性能的影响 ,分析了通过调整时钟树中 CL OCK SKEW来改善电路性能的方法 ,从而说明非 0 clock skew时钟分布是如何提高同步电路运行的最大时钟频率的。Clock skew is a very important factor in digital IC design fields. Comparison of impact to the performance of synchronization circuits made by zero and non zero clock skew scheduling is given, and methods of improving the performance of circuits through modulating clock skew are analyzed to show how non zero clock skew scheduling can improve the performance of circuits.

关 键 词:CLOCK SKEW 同步电路 时钟树 时钟信号 数字集成电路 

分 类 号:TN402[电子电信—微电子学与固体电子学]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象