检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
出 处:《数据采集与处理》2002年第4期455-458,共4页Journal of Data Acquisition and Processing
摘 要:根据某型号通信实验系统中数据采集单元的设计要求 ,提出了一种高速、大容量、多通道数据采集系统的设计方案。该方案以同步动态存储器 ( Synchronous dynamic random access memory,SDRAM)组成的计算机内存条为存储介质 ,以现场可编程门阵列 ( Field programmable gate array,FPGA)为数字逻辑控制的核心 ,并通过硬件描述语言 ( VHSIC hardware description language,VHDL)编程实现了控制 SDRAM所需的接口电路 ,从而使硬件电路软件化 ,降低了硬件成本。本文重点介绍了该采集系统的硬件设计原理和软件设计框架。According to the design demand of the data acquisition unit in a communication test system, a new design scheme for the high-speed, large-scale and multi-channel data acquisition system is proposed. It stores the input data in memory bank composed of synchronous dynamic random access memory (SDRAM), uses field programmable gate array (FPGA)as the core of logical control, and implements the interface circuits by hardware description language (VHDL)programming. The basic design principles for hardware and the program frame for software are analyzed. The data acquisition system is used in practice.
关 键 词:多通道数据采集系统 设计 静态存储器 数据采集单元 计算机 数据处理
分 类 号:TP274.2[自动化与计算机技术—检测技术与自动化装置]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.3