一种面向总线的容错式多处理器或多计算机网络结构  被引量:2

A CLASS OF FAULT-TOLERANT BUS-ORIENTED ARCHITECTURE FOR MULTIPROCESSOR AND MULTICOMPUTER SYSTEMS

在线阅读下载全文

作  者:张汉权 

机构地区:[1]重庆工业自动化仪表研究所

出  处:《计算机学报》1989年第1期1-9,共9页Chinese Journal of Computers

摘  要:本文提出一种面向总线的容错式多处理器或多计算机网络结构,它由处理器/计算机节点和总线节点构成.文中用两类节点的二分图表示所提出的网络结构,并讨论了其与一般图表示方法问的关系.对网络结构的连接矩阵、两类节点的容错能力、通信直径等概念进行了定义和讨论.从均衡总线负载能力和处理器通讯接口数考虑,二者处处相等且两类节点数相等的结构最有前途.文中还提出了两类节点线度均为3、且两类节点数相等的二种均匀多总线网络结构.This paper proposes a uniform multibus architecture, which consists of two types of nodes: the processor or computer node and the bus node. The architecture is represented by a bipartite graph and its relation with a general graph is also discussed. The concepts related to the connectivity, the capacity of fault-tolerance and the diameter of communication for the two types of nodes are defined and discussed. Furthermore, two kinds of uniform multibus architectures with degree 3 and same node number for two types of nodes are also proposed in this paper.

关 键 词:计算机 网络 网络结构 总线 容错式 

分 类 号:TP393[自动化与计算机技术—计算机应用技术]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象