检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
出 处:《半导体技术》2003年第7期43-46,共4页Semiconductor Technology
基 金:国家重点基础研究发展规划(G1999022903);国家自然科学杰出青年基金(60025101);"863"计划(2002AA1Z1460)项目。
摘 要:静态时序分析由于速度快和容量大而广泛应用于时序验证,而门延时的计算则是静态时序分析中的关键部分。以前利用等效输出驱动点导纳函数相等原理产生的模型,由于不能很好的与等效电容公式结合,门延时的计算存在过于悲观性或乐观性结果。本文采用输出驱动导纳和互连线拓扑结构相结合的方法, 对门延时负载模型进行了改进,很好地与等效电容计算结合,保证了静态时序分析的准确性。Static timing analysis is widely applied in timing verification because of its high speedand great capacity. The gate delay computing is a critical part of static timing analysis. The old gatedelay models utilizing the theory that equivalent output driving point admittance formulation isequal can’t combine with equivalent capacitance formulation very well, which results in the toopessimistic or optimistic gate delay. This paper takes output driving point admittance and intercon-nect structure into account in calculating the equivalent capacitance of the driver, which guaranteesthe accuracy of static timing analysis.
关 键 词:静态时序分析 门延时 输出驱动点导纳函数 等效电容 集成电路设计
分 类 号:TN402[电子电信—微电子学与固体电子学]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.11