基于SHARC的32通道高速实时数据采集板的设计  

Design of 32 Channels High Speed Real Time Data Acquisition Board

在线阅读下载全文

作  者:孙德丰[1] 张庆祥[1] 

机构地区:[1]哈尔滨工业大学

出  处:《无线电工程》2003年第8期36-37,55,共3页Radio Engineering

摘  要:该文针对高频雷达信号处理机中多通道模拟信号的数据采集要求,基于SHARC处理器设计了一块32通道的实时数据采集板。给出了系统框图、FPGA设计功能框图以及相关的抗干扰措施等。

关 键 词:SHARC 实时数据采集板 处理器 高频雷达 FPGA 信号处理机 VME总线 

分 类 号:TN957.52[电子电信—信号与信息处理]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象