检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
机构地区:[1]中国科技大学电子科学与技术系,安徽合肥230026 [2]上海精致科技有限公司,上海200433
出 处:《电子学报》2003年第8期1252-1254,共3页Acta Electronica Sinica
摘 要:本文研究一种新的既具有微控制器功能 ,又有增强DSP功能的高性能微处理器的实现架构 .在统一的增强CISC指令集下 ,我们将基于哈佛和寄存器 寄存器结构的微处理器模块和单周期乘法 /累加器、桶形移位寄存器、无开销循环及跳转硬件支持模块、硬件地址产生器等DSP功能模块以及嵌入式FlashMemory和指令队列缓冲器有机的集成起来 ,在统一架构下通过单核实现CISC/DSP微处理器 ,有效地提高了处理器的性能 .该微处理器采用 0 35 μmCMOS工艺实现 ,芯片面积为 2 5mm2 .在 80M工作频率下 ,动态功耗为 4 2 5mW ,峰值数据处理能力可达 80MIPS .该处理器核可满足片上系统 (SOC)对高性能处理器的需求 .A new architecture of an embedded Flash CISC/DSP microprocessor is presented. Under unified enhanced complex instruction set. The single core processor has been implemented by using RISC and pipeline design principles based on Harvard and register-to-register architecture. To achieve double functionality of DSP and general CPU, we have combined general CPU, embedded FLASH, instruction buffer and DSP functional units, such as single clock MAC, barrel shifter, fast loop processing unit, etc. in a single architecture. This processor is fabricated using 0.35 μm CMOS process, and the power consumption of the chip is less than 425 mW working under 3.3 V voltage and 80 MHz clock. The low-cost high performance microprocessor is well suited for a wide range of SOC applications.
关 键 词:复杂指令系统计算机 超大规模集成电路 流水线 数字信号处理器 闪速存储器
分 类 号:TP368.1[自动化与计算机技术—计算机系统结构]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.52