检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
机构地区:[1]北京中电华大电子设计有限责任公司 [2]西安电子科技大学机电工程学院
出 处:《中国集成电路》2003年第53期54-58,共5页China lntegrated Circuit
摘 要:随着工艺技术到达深亚微米领域,互连线的延迟影响越来越大,已经超过门延迟,成为电路延迟的主要部分。因此,互连线的延迟已成为集成电路设计中必须解决的问题。目前人们已展开了全面、深入地研究,提出了许多方法。本文将介绍各类互连延迟的评估分析方法,分析它们的原理,比较它们的优缺点,指出它们的适用范围。
关 键 词:互连延迟 电路延迟 集成电路设计 降阶方法 延迟评估
分 类 号:TN405[电子电信—微电子学与固体电子学]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.7