VLSI互连线的全局优化算法  

A Global Optimization Algorithm for Interconnect Delay of VLSI's

在线阅读下载全文

作  者:刘颖[1] 翁健杰[2] 戎蒙恬[2] 

机构地区:[1]上海应用技术学院机电学院,上海200233 [2]上海交通大学电子工程系,上海200030

出  处:《微电子学》2003年第6期506-508,共3页Microelectronics

基  金:国家863计划项目资助课题(863-SOC-Y-3-3-2)

摘  要: 介绍了通过同时插入缓冲器和优化线宽达到互连线时延最小化的方法。为了同时插入缓冲器、优化缓冲器尺寸和优化线宽,可以扩展MASM(改进激活集合法)算法。计算结果表明,该算法非常有效。Minimization of interconnect delay of VLSI's by simultaneous buffer insertion and wire sizing for a wire is presented in the paper. MASM is extended to consider simultaneous buffer insertion, buffer sizing, and wire sizing. The calculated results show that the algorithm is efficient.

关 键 词:VLSI 互连线 时延 插入缓冲器 MASM 改进激活集合法 

分 类 号:TN405.97[电子电信—微电子学与固体电子学]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象