检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
机构地区:[1]兰州大学物理科学与技术学院静电感应器件研究所,兰州730000
出 处:《Journal of Semiconductors》2004年第1期19-25,共7页半导体学报(英文版)
摘 要:The designing approaches and key fabricating technologies for high frequency high power double dielectrics gate static induction transistor (DDG SIT) with mixed non-saturating I-V characteristics are presented.The effects of parasitic gate-source capacitance (C gs) on the power performance of SIT are discussed.The main methods and considerations to diminish C gs,consequently to improve the high power performance are given.Synchronous epitaxy technology is the critical step to decrease C gs.The 7-μm pitch DDG SIT delivering output power >20W with >7dB power gain and >70% drain efficiency at 400MHz,and delivering output power >7W with >5dB power gain and >50% drain efficiency at 700MHz are successfully fabricated.提出了用同步外延法设计和制造具有双介质层栅结构和非饱和电流电压特性的高频高功率静电感应晶体管的关键技术 .讨论了寄生栅源电容 Cgs对静电感应晶体管高频功率特性的影响 .描述了工艺上减小寄生电容、改善静电感应晶体管高频功率性能的主要方法和措施 .成功地制造出频率在 4 0 0 MHz时输出功率大于 2 0 W、功率增益大于 7d B、漏效率大于 70 %和 70 0 MHz时输出功率大于 7W、功率增益大于 5 d B,漏效率大于 5 0
关 键 词:static induction transistor double dielectrics gate synchronous epitaxy parasitic capacitance
分 类 号:TN32[电子电信—物理电子学]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:3.149.230.241