检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
作 者:吴丹[1] 刘三清[1] 徐维锋 林昭昭[1] 邹雪城[1]
机构地区:[1]华中科技大学电子科学与技术系,湖北省武汉市430074 [2]武汉亚芯微电子有限公司,湖北省武汉市430073
出 处:《电子工程师》2004年第3期16-19,22,共5页Electronic Engineer
摘 要:在现代深亚微米专用集成电路 (ASIC)设计流程中 ,为使电路性能达到设计者的预期目标 ,并满足电路工作环境的要求 ,必须对一个电路设计进行诸如时序、面积、负载等多方面的约束 ,并自始至终使用这些约束条件来驱动电路设计软件的工作。文中介绍了设计中所需考虑的各种时序约束 ,并以同步数字系列 (SDH)传输系统中 8路VC12 VC4E1映射电路设计为例 ,详细说明了设计中所采用的时序约束 ,并通过静态时序分析 (STA)方法使电路时序收敛得到了很好的验证。In modern deep submicron ASIC design flows, many constraints such as timing, area and load should be set to meet the design goal and the requirements of operation environment. Moreover, all these constraints must be used to drive the EDA tools throughout the design flow .The basic timing constraints concept in ASIC design has been introduced in this paper, then with the ASIC design of VC12-VC4 E1 mapper in SDH system, the related timing constraints have been demonstrated in detail. The timing requirements have been well met with STA tool, PrimeTime (SYNOPSYS).
关 键 词:ASIC 时序约束 静态时序 专用集成电路 深亚微米
分 类 号:TN402[电子电信—微电子学与固体电子学] TN492
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.80