用FPGA实现曼彻斯特编解码  被引量:9

The Implementation of Manchester Encoder andDecoder Utilizing FPGA

在线阅读下载全文

作  者:林艺文[1] 方展伟[1] 

机构地区:[1]汕头大学电子信息工程系,汕头515063

出  处:《汕头大学学报(自然科学版)》2004年第2期63-68,共6页Journal of Shantou University:Natural Science Edition

基  金:汕头大学基金会课题 (NO 1 4 0 -93 40 46)

摘  要:使用MAXPLUSⅡ和FPGACompilerⅡ软件及VHDL硬件描述语言 ,采用自顶向下设计方法设计曼彻斯特编解码器 ,每帧数据包括同步字、有效数据和冗余校验位三部分 ,最终在Altera公司的FPGA芯片EPF1 0K1 0LC84 4进行验证 .实验结果表明 ,FPGA能很好地实现曼彻斯特编解码器 ,而且该编解码方式具有抗干扰能力强 。A Manchester Coder Decoder is designed using the software MAXPLUSⅡ, FPGACompiler Ⅱ and the hardware descriptive language VHDL in line with the top down method, to be implemented in an EPF10K10LC84 4 chip of PFGA type manufactured by Altera Co..Decoding process included synchronous head,data bits determination and CRC checking.The experiment results have proved that FPGA can implement Manchester Coding Decoding and this kind of Coding Decoding method has many advantages such as strong anti interference ability and the high data transmission rate,etc.

关 键 词:FPGA 曼彻斯特编码 解码 自顶向下设计方法 VHDL CRC 

分 类 号:TN919.81[电子电信—通信与信息系统]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象