检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
作 者:朱樟明[1] 杨银堂[1] 柴常春[1] 刘帘曦[1] 畅艺峰[1] 温粱[1]
机构地区:[1]西安电子科技大学微电子研究所,陕西西安710071
出 处:《西安电子科技大学学报》2004年第3期352-356,共5页Journal of Xidian University
基 金:国家高技术研究发展863计划资助项目(2002AA1Z1210)
摘 要:在研究高速数/模转换器静态和动态性能的基础上,设计了一种5V,14位高速分段式电流舵数/模转换器.设计的5 4 5温度计编码电路和新型对称开关序列,使数/模转换器的积分线性误差和微分线性误差最小.提出的新型开关电流驱动电路提高了数/模转换器的动态性能.基于TSMC0 35μm混合信号CMOS工艺,采用Hspice仿真工具,对14位数/模转换器进行了时域和频域仿真,在50Ω负载条件下满量程电流可达20mA;当采样速率为125MHz时,5V电源的满量程条件下功耗为270mW;输出频率为100MHz条件下的无杂波动态范围为72dBc.14位数/模转换器的积分线性误差为±1.5最低有效位,微分线性误差为±0 75最低有效位.A 5 V, 14-bit high speed segmented current steering digital-to-analog converter (DAC) for telecommunication applications implemented in a 0.35 μm, 5 V SPTM TSMC CMOS process is described. A 5-4-5 thermometer coder, a new switch sequence and a switch-current driver are described. Based on the TSMC 0.35 μm mixed-signal CMOS technology, the DAC is simulated by the Hspice. The DAC can deliver up to 20mA full-scale current into a 50 Ω load. Power dissipation with a 5 V supply and a full-scale 20 mA is 270 mW at a 125 MSPS clock rate. The INL of 14-bit DAC is ±1.5 LSB, and DNL is ±0.75 LSB. Spurious-Free Dynamic Range (SFDR) is 72dBc at a 125 MSPS clock rate and a 10MHz output frequency.
关 键 词:电流舵数/模转换器 温度计编码 对称开关序列 电流开关驱动器 动态特性
分 类 号:TN402[电子电信—微电子学与固体电子学]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.3