国家教育部博士点基金(20110032120037)

作品数:1被引量:2H指数:1
导出分析报告
相关期刊:《Chinese Journal of Electronics》更多>>
相关主题:GRAPHICSGPGPUTHREADSIMDCOMPACTION更多>>
相关领域:自动化与计算机技术更多>>
-

检索结果分析

结果分析中...
条 记 录,以下是1-1
视图:
排序:
Improving SIMD Utilization with Thread-Lane Shuffled Compaction in GPGPU被引量:2
《Chinese Journal of Electronics》2015年第4期684-688,共5页LI Bingchao WEI Jizeng GUO Wei SUN Jizhou 
supported by the National Natural Science Foundation of China(No.61402321);the Doctoral Fund of Ministry of Education of China(No.20110032120037)
GPGPUs adopt SIMT execution model in which each logical thread in a warp corresponds to a SIMD lane while can still follow an independent control flow.When a branch divergence appears and threads within a warp take di...
关键词:GRAPHICS processing unit(GPU) Singleinstruction mu 
检索报告 对象比较 聚类工具 使用帮助 返回顶部