低功耗CMOS

作品数:86被引量:252H指数:10
导出分析报告
相关领域:电子电信更多>>
相关作者:杭国强黄海云夏银水明鑫马亚东更多>>
相关机构:浙江大学东南大学清华大学华南理工大学更多>>
相关期刊:更多>>
相关基金:国家自然科学基金国家高技术研究发展计划广东省科技计划工业攻关项目浙江省自然科学基金更多>>
-

检索结果分析

结果分析中...
选择条件:
  • 基金=博士科研启动基金x
条 记 录,以下是1-2
视图:
排序:
CMOS集成电路的主要特点及低功耗CMOS集成电路设计分析被引量:1
《科技创业月刊》2017年第13期116-117,共2页赵智超 吴铁峰 
佳木斯大学博士基金项目(项目编号:22Zb201516)
由于CMOS集成电路在运营中的生产效能比较强,而且耗能还很低,在计划电子元器件的整个流程里,得到了普遍的推广和广泛的运用。集成电路等一些关联技能的迅猛进步,不仅大大强化了集成芯片,又大力度提高了电路效能,而守旧的设计方式已经不...
关键词:CMOS集成电路 主要特点 电路设计 
用传输门VCO和动态PFD设计低功耗CMOS琐相环(英文)
《电子器件》2005年第4期775-777,共3页袁寿财 郑月明 
西安交通大学在职博士基金项目资助(11217.532)
锁相环(PLL)是VLSI系统的重要单元电路之一,为了实现高速低功耗的CMOS锁相环,用传输门VCO和动态反相器PFD电路设计CMOS锁相环。传输门结构VCO具有高速、低电压和低功耗的特性,而动态反相器PFD具有功耗低和面积小的特点。SPICE模拟表明,...
关键词:传输门 低功耗 CMOS 电路设计 模拟 SPICE 压控震荡器 锁相环 
检索报告 对象比较 聚类工具 使用帮助 返回顶部