SOC验证

作品数:51被引量:82H指数:5
导出分析报告
相关领域:电子电信自动化与计算机技术更多>>
相关作者:申敏万超蔡叶芳田泽靳荣利更多>>
相关机构:重庆邮电大学哈尔滨工业大学北京大学中国科学院更多>>
相关期刊:《电子世界》《微电子学与计算机》《电子测试》《现代电子技术》更多>>
相关基金:国家高技术研究发展计划国家火炬计划国家自然科学基金武器装备预研基金更多>>
-

检索结果分析

结果分析中...
选择条件:
  • 主题=SYNOPSYSx
条 记 录,以下是1-7
视图:
排序:
使用先进技术来加速SoC验证被引量:1
《电子产品世界》2013年第12期51-54,共4页李响 
近年来,由于设计复杂度的增长,对于验证提出了更高的要求。验证环境变得越来越大,越来越复杂,设计和验证的双重压力导致仿真变得越来越慢。所有验证/仿真的速度已经成为当前SOC设计进程中的重大挑战。本文网络版地址:http://www.eepw.co...
关键词:SOC SYNOPSYS 验证 
Synopsys收购EVE
《中国集成电路》2012年第11期6-6,共1页
新思科技公司(Synopsys,Inc.)日前宣布:该公司完成了对一家SoC验证仿真加速平台领先供应商EVE公司的收购。仿真加速是一种快速成长的、在各个技术领域中用以验证当今高度复杂的系统级芯片(SoC)的解决方案。
关键词:EVE 收购 SOC验证 新思科技公司 系统级芯片 供应商 INC 仿真 
Synopsys为更快速的SoC验证推出下一代验证IP
《中国电子商情》2012年第4期71-71,共1页
新思科技有限公司日前宣布:推出基于全新VIPER架构的Discovery系列验证知识产权(VIP)。它完全采用SystemVerilog语言编写,并对UVM、VMM和OVM方法学提供原生性支持;因此Discovery VIP为加快并简化复杂系统级芯片(SoC)设计的验证工...
关键词:验证工作 VIP SoC 系统级芯片 知识产权 可扩展性 原生性 方法学 
Synopsys推出更快速的SoC验证IP
《中国集成电路》2012年第4期7-7,共1页
新思科技有限公司(Synopsys,Inc.)日前宣布:推出基于全新VIPER架构的DiscoveryTM系列验证知识产权(VerificationIP,简称VIP)。它完全采用SystemVerilog语言编写,并对UVM、VMM和OVM方法学提供原生性支持。因此DiscoveryVIP为加...
关键词:SOC验证 VERILOG语言 VIPER 系统级芯片 知识产权 验证工作 可扩展性 INC 
Synopsys为更快速的SoC验证推出下一代验证IP
《电子质量》2012年第4期65-65,共1页
新思科技有限公司(Synopsys)日前宣布:推出基于全新VIPER架构的Discovery TM系列验证知识产权(VerificationIP,简称VIP)。它完全采用System Verilog语言编写,并对UVM、VMM和OVM方法学提供原生性支持;
关键词:SOC验证 VERILOG语言 VIPER 知识产权 方法学 VMM 
Synopsys为更快速的SoC验证推出下一代验证IP
《电子与封装》2012年第4期30-30,共1页
全球领先的电子器件和系统设计、验证和制造软件及知识产权(IP)供应商新思科技有限公司(Synopsys)日前宣布推出基于全新VIPER架构的Discovery^TM系列验证知识产权(Verification IP,简称VIP)。
关键词:SOC验证 知识产权 VIPER 电子器件 供应商 
Synopsys为更快速的SoC验证推出下一代验证IP
《电子世界》2012年第7期5-5,共1页
亮点: -SynopsysDiscoveryVIP加速和简化了最复杂系统级芯片(SoC)设计的验证工作。
关键词:SOC验证 系统级芯片 验证工作 
检索报告 对象比较 聚类工具 使用帮助 返回顶部