LDPC编码

作品数:165被引量:279H指数:7
导出分析报告
相关领域:电子电信更多>>
相关作者:袁瑞佳谢天娇包建荣李广军王琳更多>>
相关机构:西安电子科技大学荣成市鼎通电子信息科技有限公司电子科技大学北京邮电大学更多>>
相关期刊:更多>>
相关基金:国家自然科学基金国家高技术研究发展计划教育部“新世纪优秀人才支持计划”国家重点基础研究发展计划更多>>
-

检索结果分析

结果分析中...
选择条件:
  • 期刊=通信技术x
条 记 录,以下是1-5
视图:
排序:
一种LDPC编码慢跳频系统迭代信道估计译码算法
《通信技术》2015年第3期306-310,共5页罗建 李炯 
低密度奇偶校验码(LDPC,Low Density Parity Check)的和积译码算法(SPA,Sum-product Algorithm)在加性高斯白噪声信道中具有很好的译码性能,但需要已知信道状态信息。提出了一种在部分频带干扰条件下LDPC编码慢跳频(SFH,Slow Frequency ...
关键词:低密度奇偶校验码 和积译码算法 慢跳频系统 信道估计 
数字电视传输系统中LDPC编码器及实现被引量:3
《通信技术》2010年第5期1-3,共3页李兴旺 周亮 
数字电视地面广播传输系统标准中的前向纠错编码(FEC),是由BCH码和LPDC码级联组成,其中BCH为外码,LDPC码为内码。以0.4、0.6、0.8这三种码率为研究对象,主要研究LDPC编码器的设计及其FPGA实现,标准中的LDPC码是一种准循环LDPC码。LDPC...
关键词:数字电视 前向纠错 低密度奇偶校验码 准循环低密度奇偶校验码 
一种高效的LDPC编码器的DSP设计与实现被引量:3
《通信技术》2008年第7期44-46,共3页陈蓉 汪一鸣 
国家自然科学基金资助项目(60572075)
目前,大多数LDPC编码器采用的是FPGA实现,文中根据Richarson和Unbanke提出的有效编码算法,具体分析了基于该算法的编码器在DSPs上的设计思路,并联合考虑校验矩阵的存储与运算,给出了一种高效的存储方式和矩阵向量乘法的计算方法。此外,...
关键词:低密度奇偶校验码 矩阵存储 矩阵向量乘法 数字信号处理器 
基于FPGA的DVB-S2通用LDPC编码器设计与实现被引量:8
《通信技术》2008年第1期12-14,共3页华力 雍玲 雷菁 
国家自然科学基金资助项目;新一代空管数据系统中高效纠错编码技术研究(编号:60572176)
研究了一种用FPGA实现DVB-S2标准的LDPC码高速通用编码器的设计方法。设计采用流水线技术和全并行结构相结合的方法,提高了编码效率。FPGA仿真结果和综合报告表明,设计的LDPC码编码器具有通用性,能够针对DVB-S2中两种码长、11种码率的L...
关键词:DYB-S2 低密度奇偶校验码 现场可编辑门阵列 通用编码器 
LDPC码及其应用被引量:10
《通信技术》2007年第9期11-12,28,共3页袁李林 李贵勇 
先在阐述几种LDPC编码的基础上分析了多进制LDPC编码优点;接着介绍作为解释LDPC码和积译码算法的因子图;最后分析了LDPC码的优势以及它在通信领域中应用的可行性。
关键词:LDPC编码 因子图 TURBO码 
检索报告 对象比较 聚类工具 使用帮助 返回顶部