基于ARM处理器四路E1收发器的设计  

Quad-E1 Transceiver Design Based on ARM Processor

在线阅读下载全文

作  者:陈永泰[1] 金良涛[1] 李佳靖[1] 

机构地区:[1]武汉理工大学信息工程学院,武汉430070

出  处:《武汉理工大学学报》2004年第7期75-77,共3页Journal of Wuhan University of Technology

摘  要:E1是现有通信网中广泛使用的一种接口 ,针对只能提供 2 Mb/ s的带宽 ,设计了把四路 E1集成到一个板卡中 ,提供 8Mb/ s带宽的四路 E1收发器 ,由于所处理的信息量增加 ,采用了 ARM处理器和实时操作系统。介绍了 ARM体系结构和收发器应用环境数字环路系统 ,着重阐述了四路 E1收发器的硬件设计 ,分析了四路 E1收发器运行过程中软件部分所要解决的问题 ,提出了解决的方法并给出软件实现 ,系统达到了四路Quad-E1 transceiver is applied in relay module within communication networking .This design made use of the ARM processor and the real-time operating system .The author briefly introduces the ARM system configuration and digital loop carrier system and also describes the Quad-E1′s hardware design in detail, analyzes the problem that Quad-E1′s software course must resolves and also brings forward the solution and software designing.

关 键 词:ARM 四路E1收发器 实时操作系统 软件结构 

分 类 号:TN915.05[电子电信—通信与信息系统]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象