GF(2^m)域乘法器的快速设计及FPGA实现  被引量:9

Fast Design and FPGA Implementation of Multiplier in GF (2~m)

在线阅读下载全文

作  者:高献伟[1] 靳济方[1] 方勇[1] 李为民[1] 

机构地区:[1]北京电子科技学院,北京100070

出  处:《计算机工程与应用》2004年第25期111-112,123,共3页Computer Engineering and Applications

基  金:国家自然科学基金资助项目(编号:70371068)

摘  要:有限域GF(2m)上的椭圆曲线密码体制以其密钥短、安全强度高的优点获得了广泛的重视和应用,该密码体制最主要的运算是有限域上的乘法运算。该文提出一种基于FPGA技术的多项式基乘法器的快速设计方法,并给出了面积与速度的比较分析。The elliptic curve cryptosystems in the finite field GF(2m)receive considerable attention and are widely used because of their small key size and high security.Multiplication over the finite field GF(2m)is the crucial arithmetic operation.This paper presents an efficient implementation for the polynomial basis multiplier based on FPGA technology,and the tradeoff analysis of the multipliers with respect to area and performance is also provided.

关 键 词:有限域 乘法器 FPGA VHDL 

分 类 号:TN47[电子电信—微电子学与固体电子学]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象