一种512Kbit同步高速SRAM的设计  被引量:2

Design of 512-Kbit Synchronous High-speed SRAM

在线阅读下载全文

作  者:叶菁华[1] 陈一辉[1] 郭淦[1] 洪志良[1] 

机构地区:[1]复旦大学微电子系,上海200433

出  处:《固体电子学研究与进展》2004年第3期355-358,368,共5页Research & Progress of SSE

摘  要:设计了一种深亚微米 ,单片集成的 5 1 2 K( 1 6K× 32位 )高速静态存储器 ( SRAM)。该存储器可以作为IP核集成在片上系统中。存储器采用六管 CMOS存储单元、锁存器型敏感放大器和高速译码电路 ,以期达到最快的存取时间。该存储器用 0 .2 5μm五层金属单层多晶 N阱 CMOS工艺实现 ,芯片大小为 4.8mm× 3.8mm。测试结果表明 ,在 1 0 MHz的工作频率下 ,存储器的存取时间为 8ns,工作电流 7m A。The design of a deep-sub-micron monolithic integrated 512 K bit high-speed SRAM is presented in this paper.This SRAM can be integrated into SOC as IP core.A fast access time is achieved by using six-transistor CMOS memory cell,latched sense amplifier,and high-speed decoder circuit.The SRAM,having a chip size of 4.8 mm×3.8 mm,is fabricated by using 0.25 μm N-well single-poly and five-metal CMOS technology.From the measurement result,the access time of SRAM is 8 ns and the dissipation current is 7 mA when the working frequency is 10 MHz.

关 键 词:静态存储器 敏感放大器 存取时间 

分 类 号:TN431.2[电子电信—微电子学与固体电子学]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象