检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
出 处:《半导体技术》2005年第1期24-27,34,共5页Semiconductor Technology
摘 要:提出了DVB通用解扰算法高性能IP核设计、验证和测试的方法,着重描述了IP核的可重用设计,使本IP核与多种总线能互连。整个设计采用VHDL语言设计,在Altera的FPGA和富士通CE66库上进行了综合和验证。最终在富士通CE66库上实现的IP核最高时钟频率为212.8MHz,数据率可以达到1.7024Gbps。An efficient method of the implementation, verification and test about DVB common descrambling algorithm proposed, and especially it focuses on the reuse design of the IP Core. This IP Core can freely interconnect with multifarious bus architectures. The whole design is described with VHDL, synthesized and verified not only on the FPGA of Altera but also on CE66 library of Fujustu. The final core implementation using CE66 library of Fujustu can work at a data rate up to 1. 7024 Gbps (212.8MHz).
分 类 号:TN402[电子电信—微电子学与固体电子学]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:52.14.93.7