DVB通用解扰算法的高性能IP核设计  被引量:2

Efficient IP CORE Implementation of DVB Common Descrambling Algorithm

在线阅读下载全文

作  者:贺光辉[1] 罗飞[1] 俞伟[1] 周祖成[1] 

机构地区:[1]清华大学电子工程系,北京100084

出  处:《半导体技术》2005年第1期24-27,34,共5页Semiconductor Technology

摘  要:提出了DVB通用解扰算法高性能IP核设计、验证和测试的方法,着重描述了IP核的可重用设计,使本IP核与多种总线能互连。整个设计采用VHDL语言设计,在Altera的FPGA和富士通CE66库上进行了综合和验证。最终在富士通CE66库上实现的IP核最高时钟频率为212.8MHz,数据率可以达到1.7024Gbps。An efficient method of the implementation, verification and test about DVB common descrambling algorithm proposed, and especially it focuses on the reuse design of the IP Core. This IP Core can freely interconnect with multifarious bus architectures. The whole design is described with VHDL, synthesized and verified not only on the FPGA of Altera but also on CE66 library of Fujustu. The final core implementation using CE66 library of Fujustu can work at a data rate up to 1. 7024 Gbps (212.8MHz).

关 键 词:IP核 片上系统集成 可重用 通用解扰算法 

分 类 号:TN402[电子电信—微电子学与固体电子学]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象