基于Logical Effort理论的集成电路延迟优化工具的研究  

在线阅读下载全文

作  者:何燕冬[1] 许铭真[1] 谭长华[1] 

机构地区:[1]北京大学微电子学研究院

出  处:《中国集成电路》2005年第5期37-39,共3页China lntegrated Circuit

摘  要:本文介绍了一种基于LogicalEffort理论研发的集成电路延迟优化工具,该工具综合考虑了互联引线的影响,通过计算比较不同的逻辑结构延迟来确定最佳的电路结构,同时提供逻辑门的最佳晶体管尺寸。我们以六种不同电路为设计实例,在90纳米设计中与SPICE模拟结果进行了比较,其误差在5%以内。鉴于该方法不依赖于版图级寄生参数信息的特点,我们认为该工具可以提供在电路设计的早期对延迟的可信评估,非常适用于快速CMOS电路设计构架的遴选。

关 键 词:Logical EFFORT 集成电路 延迟优化 互联引线 CMOS 

分 类 号:TN402[电子电信—微电子学与固体电子学]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象