检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
机构地区:[1]北京大学微电子学研究院
出 处:《中国集成电路》2005年第5期37-39,共3页China lntegrated Circuit
摘 要:本文介绍了一种基于LogicalEffort理论研发的集成电路延迟优化工具,该工具综合考虑了互联引线的影响,通过计算比较不同的逻辑结构延迟来确定最佳的电路结构,同时提供逻辑门的最佳晶体管尺寸。我们以六种不同电路为设计实例,在90纳米设计中与SPICE模拟结果进行了比较,其误差在5%以内。鉴于该方法不依赖于版图级寄生参数信息的特点,我们认为该工具可以提供在电路设计的早期对延迟的可信评估,非常适用于快速CMOS电路设计构架的遴选。
关 键 词:Logical EFFORT 集成电路 延迟优化 互联引线 CMOS
分 类 号:TN402[电子电信—微电子学与固体电子学]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.143