变参数RS译码器IP核的实现  被引量:1

IP Core Design for Varied Parameters RS Decoder

在线阅读下载全文

作  者:陈启亮[1] 余宁梅[1] 刘高辉[1] 

机构地区:[1]西安理工大学电子工程系,西安710048

出  处:《固体电子学研究与进展》2005年第3期357-360,415,共5页Research & Progress of SSE

基  金:日本OKI公司资助研究的国际合作项目

摘  要:设计出一种码长可以变化的RS码译码器IP核电路,可进行RS(15,5)、RS(15,7)、RS(15,9)以及RS(15,11)的译码。译码器电路使用BM迭代译码算法,并在硬件电路中加以改进,使得电路能扩充到编译纠错位数多的复杂RS码。该译码器电路尽可能多地使用可以共享的模块,降低了电路的规模。硬件电路采用V erilogHDL进行描述,并在FPGA上进行了验证,同时给出了硬件电路在逻辑分析仪上得到的结果。A variable RS decoder with IP core circuit is designed in this paper,and the circuit can decode RS(15,5),RS(15,7),RS(15,9) and RS(15,11). BM iterative decode algorithm is availed in the decoder,and the circuit has been imporoved to decode complicated RS code. Moreover,there are many shareable modules used in the decoder,and it can reduce the circuit scale. The decoder is described by Verilog Hardware Description Language,and verified in FPGA. The paper shows the hardware verification result in logic analyzer.

关 键 词:RS译码器 IP核 BM迭代算法 

分 类 号:TN492[电子电信—微电子学与固体电子学]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象