全数字接收机中定时同步算法和实现  被引量:11

在线阅读下载全文

作  者:晏蕾[1] 余荣[1] 梅顺良[1] 

机构地区:[1]清华大学微波与数字通信国家重点实验室,北京100084

出  处:《电子技术应用》2005年第12期45-47,共3页Application of Electronic Technique

摘  要:采用了基于Farrow结构的内插滤波器,同时使用Garnder的定时误差计算方法为内插滤波器提供插值相位。通过MATLAB仿真,表明这种内插滤波器可以很好地解决定时同步问题,并在现场可编程芯片FPGA上实现了该算法,使得数字解调的硬件实现具有很好的移植性和灵活性。

关 键 词:内插滤波器(Interpolator) 定时误 差插值相位 SIMULINK FPGA实现 

分 类 号:TN929[电子电信—通信与信息系统] TP301.6[电子电信—信息与通信工程]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象