检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
机构地区:[1]西安电子科技大学微电子学院宽禁带半导体材料与器件教育部重点实验室,西安710071
出 处:《物理学报》2006年第2期820-824,共5页Acta Physica Sinica
基 金:国家自然科学基金(批准号:60206006);国家高技术研究发展计划(批准号:2004AA1Z1070);教育部重点科技研究项目(批准号:104172)资助的课题.~~
摘 要:对超深亚微米PMOS器件的负栅压温度不稳定性(NBTI)退化机理进行了研究.主要集中在对器件施加NBT和随后的PBT应力后器件阈值电压的漂移上.实验证明反型沟道中空穴在栅氧中的俘获以及氢分子在栅氧中的扩散是引起NBTI退化的主要原因.当应力条件变为PBT时,陷落的空穴可以快速退陷,但只有部分氢分子可以扩散回栅氧与衬底界面钝化硅悬挂键,这就导致了PBT条件下阈值电压只能部分恢复.The mechanism of negative bias temperature instability (NBTI) degradation in ultra deep submicron PMOSFET' s is investigated. We mainly focus on the threshold voltage shift under subsequent positive bias temperature (PBT) stress after the preceding NBT. It's experimentally demonstrated that trapped holes from inversion channel and the diffusion of hydrogen molecules in the gate oxide are the major causes of NBTI degradation in PMOSFET' s. When the condition is switched to PBT stress the trapped holes can be rapidly detrapped, but only a part of hydrogen molecules can diffuse back to the interface of gate oxide and substrate and repassivate silicon dangling bond, this is responsible for the threshold voltage being only partially recovered during PBT annealing.
关 键 词:超深亚微米PMOS器件 负偏压温度不稳定性 界面陷阱 氢气
分 类 号:TN386.1[电子电信—物理电子学]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.168