高性能IPv6转发引擎的FPGA实现  

FPGA Implementation of a High Performance IPv6 Forwarding Engines

在线阅读下载全文

作  者:乔世杰[1] 韩毅 冯涛[1] 彭海清[1] 吴捷[1] 

机构地区:[1]中兴通讯新技术研究部,深圳518057 [2]深圳中兴集成电路有限公司,深圳518058

出  处:《计算机工程与应用》2006年第16期121-123,152,共4页Computer Engineering and Applications

基  金:国家863高技术研究发展计划资助项目(编号:2002AA121012)

摘  要:高速转发引擎是高性能IPv6路由器的关键技术,文章设计了一种IPv6高速转发引擎的硬件结构,编写了硬件结构的VerilogHDL模型,进行了仿真和逻辑综合,并成功用XILINX的FGPA对转发引擎进行了验证。测试结果表明,该文设计的转发引擎的结构正确,可以达到2.5G端口线速转发,满足了设计要求。It is a key technique for design high speed forwarding engines for IPv6 routers.This paper first proposes an efficient hardware architecture for high speed IPv6 forwarding engines.The verilog HDL code for the architecture are coded,simulated and synthesized.Then the forwarding engines are verified by xilix FPGA and the results show that the architecture is correct and the packet can be forwarded in 2.5G line rate.

关 键 词:IPV6 转发引擎 FPGA VERILOG HDL 

分 类 号:TN919[电子电信—通信与信息系统]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象