高压CMOS电路的设计及制造工艺研究  

A Technology of Layout Design and Process for High Voltage CMOS Circuit Compatible with General Circuit

在线阅读下载全文

作  者:郭常厚[1] 马洪江[1] 宋玲玲[1] 

机构地区:[1]中国电子科技集团公司第四十七研究所,沈阳110032

出  处:《微处理机》2007年第3期27-28,共2页Microprocessors

摘  要:介绍了一种与常规CMOS电路兼容的高压CMOS电路版图设计及工艺加工技术。在该技术中采用了非自对准的场区掺杂,增加场区掺杂浓度,轻掺杂漏区以形成漂移区等提高MOS晶体管击穿电压的一系列技术措施,使MOS晶体管的源漏击穿电压提高至35V以上,电路在24V电压下可以正常工作。A technology of layout design and process for high voltage CMOS circuit compatible with general CMOS circuit is designed. Non - self - alignment field doping is used to increase the doping density of the field region and the light - doping of drain - region makes drift region to raise MOS transistors' breakdown voltage. The MOS transistors' source - drain breakdown voltage can be over 35V. The circuit can work normally under the voltage of 24V.

关 键 词:高压CMOS 非自对准场区掺杂 漂移区 工艺兼容 

分 类 号:TN4[电子电信—微电子学与固体电子学]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象