高速低功耗传输电路的时钟系统设计  被引量:1

A Clock Generator for High Speed and Low Power Parallel Link

在线阅读下载全文

作  者:黄志正[1] 杨祎[1] 高茁[1] 

机构地区:[1]中国科学院计算技术研究所计算机系统结构重点实验室

出  处:《微电子学与计算机》2008年第1期108-111,共4页Microelectronics & Computer

基  金:国家自然科学基金项目(60673146);国家“八六三”计划项目(2005AA110010,2005AA119020);国家“九七三”计划发展项目(2005CB321600)

摘  要:利用锁相环(PLL)为高速低功耗并行传输电路发射机生成时钟信号的系统。设计了一个稳压器(Voltage Regulator),为PLL中对噪声敏感的模块提供低噪声的电压源。在此基础上提出了一种新型的动态改变工作频率的方法,应用于源同步(source-synchronous)模式的高速传输电路。此方法可以在不改变PLL状态的情况下快速改变输入输出(I/O)电路的工作频率,降低功耗。整个芯片采用0.18μm CMOS工艺设计并流片测试成功。A dock generator using PLL for high speed and low power parallel link is presented. The PLL is designed with a voltage regulator which provides a clear supply voltage for the noise sensitive blocks. A new method is explored to generate clocks for dynamic frequency switching of the high speed link which works in source-synchronous mode. This method can switch the working frequency of the I/O circuits quickly without changing the state of the PLL block. The whole chip has been designed and fabricated in the 0.18μm CMOS technology.

关 键 词:时钟 锁相环 高速传输 功耗 

分 类 号:TN432[电子电信—微电子学与固体电子学]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象