MB-OFDM UWB系统中高吞吐率Viterbi译码器的实现  被引量:2

Implementation of a High Throughput Viterbi Decoder For MB-OFDM UWB System

在线阅读下载全文

作  者:李刚[1] 黑勇[1] 仇玉林[1] 

机构地区:[1]中国科学院微电子研究所,北京100029

出  处:《微电子学与计算机》2008年第4期18-21,共4页Microelectronics & Computer

摘  要:提出了一种用于MB-OFDM UWB系统的高吞吐率低功耗Viterbi译码器结构.该结构利用基4蝶形单元的对称性,降低了Viterbi译码器的实现复杂度.采用SMIC0.13μm CMOS工艺设计并实现了该译码器,在时钟频率为240MHz时,它的最大数据吞吐率为480Mb/s,功耗为135mW.在加性高斯白噪声信道下,它的误码率十分接近理论仿真值.该译码器可用于MB-OFDM UWB系统以及其他高吞吐率低功耗的通信系统中.In this paper, an architecture for high throughput and low power Viterbi decoder to be used in MB-OFDM UWB system is presented. The architecture, which exploits the symmetry of the radix-4 butterfly, reduces the implementation complexity of the Viterbi decoder, The decoder has been designed and implemented in SMIC 0.13μm CMOS process. The results show that maximum data rate of the decoder is 480Mb/s while clock is 240 MHz, the core power is 135mW, and the bit error rote (BER) is close to that of theory simulation result in AWGN channel. The proposed Viterbi decoder can be applied to MB-OFDM UWB system and other communication systems that need high throughput and low power.

关 键 词:VITERBI译码器 MB-OFDM UWB WPAN 高吞吐率 低功耗 ASIC 

分 类 号:TN492[电子电信—微电子学与固体电子学]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象