检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
机构地区:[1]长沙理工大学电气与信息工程学院,湖南长沙410076
出 处:《电子技术应用》2008年第4期51-52,62,共3页Application of Electronic Technique
基 金:湖南省教育厅资助项目:基于FPGA和小波神经网络的电力系统暂态过程电气参数测量方法研究;07C087
摘 要:分析了非同步采样对谐波测量精度的影响,提出采用数字锁相环来同步被测信号的方法。数字锁相环电路采用VHDL语言和可编程逻辑器件设计实现,并用MAX+plusⅡ软件进行仿真。仿真和测试结果表明,所设计的数字锁相环可以很好地跟踪被测信号,如果模值K设为1,当跟踪至180ms时,频率误差仅为0.01Hz。The impact of asynchronous sampling for the accuracy of harmonic measurement is analyzed in this paper. Aiming at it ,the digital phase locked Logic (DPLL) is proposed to synchronize the tested signal. The circuits of DPLL are realized with VHDL and Programmable Logic Devices (PLD) and simulated with MAX+plus Ⅱ . The result of simulation and test shows that the DPLL is good for tracking the tested signal with a frequency error of only 0.01Hz at 180ms when the value of K is set ' 1 ' .
分 类 号:TN911.8[电子电信—通信与信息系统] TM714.3[电子电信—信息与通信工程]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.117